Delay-Flipflop ist ein
RS-Flipflop mit
Rt = t

Ein Signal erscheint um eine Taktzeit verzögert am Ausgang.
St wird durchgereicht,
Eingaben können um feste Zeitintervalle verzögert werden.
St |
Rt |
Qt+2 t = St
|
0 1 |
1 0 |
0 1 |
Der Flipflop berücksichtigt R und S nur zu einem gewissen Zeitpunkt,
nämlich bei aufsteigender Taktflanke:

Literatur: Technische Informatik bzw. Coy, "Rechnerstrukturen"
|